[关闭]
@ydleenudt
2015-04-17T00:08:29.000000Z
字数
162
阅读
1001
3.25时序电路
数字系统设计
3.2 触发器和锁存器
双稳态(bistable)元件
交叉耦合反相器
初值不定,电路状态不能修改,可以存储0或1。
SR锁存器(Set/Reset Latch)
由一对耦合的或非门组成,可存储一位状态位。
S=1, R=0 -> Q=1
S=0, R=1 -> Q=0
S=0, R=0 -> Q=Q(Prev)
S=1, R=1 非法!
内容目录
OpenGL
1
include <GL/gl.h>
reference
1
SLEEP PATERN No.1
verilog
1
3.27时序逻辑设计/有限状态机
作业
2
一江山岛登陆作战战役介绍
印度军事转型与应对
医学统计学
1
Logistic Regression Analysis
帮助文档
2
Cmd官方使用指南
在markdown中使用LaTex公式
当代世界经济与政治
1
印度军事转型与应对
数字系统设计
8
4.15可编程逻辑器件
4.8硬件描述语言
4.3有限状态机小结
4.1状态机与时序逻辑设计
3.25时序电路
3.20数字电路复习
3.13Intro
3.27时序逻辑设计/有限状态机
笔记
1
Logistic Regression Analysis
编译原理
1
PL语言分析程序(in pascal)
以下【标签】将用于标记这篇文稿:
下载客户端
关注开发者
报告问题,建议
联系我们
添加新批注
在作者公开此批注前,只有你和作者可见。
私有
公开
删除
查看更早的 5 条回复
回复批注
×
通知